Full metadata record
DC poleHodnotaJazyk
dc.contributor.advisorHolík, Michael
dc.contributor.authorŠtok, Ondřej
dc.contributor.refereeKraus, Václav
dc.date.accepted2012-06-27
dc.date.accessioned2013-06-19T06:37:11Z
dc.date.available2010-10-18cs
dc.date.available2013-06-19T06:37:11Z
dc.date.issued2012
dc.date.submitted2012-06-07
dc.identifier40618
dc.identifier.urihttp://hdl.handle.net/11025/3998
dc.description.abstractBakalářská práce podává přehled o možnostech přenosu dat mezi asynchronními číslicovými systémy a popisuje problematiku s tím související. Bakalářská práce je rozdělena do 4 kapitol. V první kapitole je vysvětlen pojem časovací doména. Dále jsou v ní popsány vzájemné vztahy mezi dvěma časovacími doménami. V následující kapitole je analyzován pojem metastability klopného obvodu a jeho význam pro číslicový systém. Třetí kapitola se zaobírá nebezpečím při přenosu dat mezi asynchronními systémy. Dále popisuje často používané synchronizační techniky. V poslední kapitole jsou synchronizační techniky srovnány z hlediska hardwarové náročnosti, použitelnosti a datové propustnosti. Cílem bakalářské práce je nalezení a porovnání synchronizačních technik užívaných při spojování asynchronních číslicových systémů.cs
dc.format37 s.cs
dc.format.mimetypeapplication/pdf
dc.language.isocscs
dc.publisherZápadočeská univerzita v Plznics
dc.relation.isreferencedbyhttps://portal.zcu.cz/StagPortletsJSR168/CleanUrl?urlid=prohlizeni-prace-detail&praceIdno=40618-
dc.rightsPlný text práce je přístupný bez omezení.cs
dc.subjecthodinový signálcs
dc.subjectklopný obvodcs
dc.subjectmetastabilní stavcs
dc.subjectsynchronizacecs
dc.titlePřenos dat mezi asynchronními číslicovými systémycs
dc.title.alternativeAsynchronous clock domain data crossing issueen
dc.typebakalářská prácecs
dc.thesis.degree-nameBc.cs
dc.thesis.degree-levelBakalářskýcs
dc.thesis.degree-grantorZápadočeská univerzita v Plzni. Fakulta elektrotechnickács
dc.description.departmentKatedra aplikované elektroniky a telekomunikacícs
dc.thesis.degree-programElektrotechnika a informatikacs
dc.description.resultObhájenocs
dc.rights.accessopenAccessen
dc.description.abstract-translatedThe Bachelor Thesis is focused on the data transfer between two asynchronous digital systems and on the describtion of problems associated with it. The Bachelor Thesis is divided into 4 chapter. In the first charter the concept of the clock domain is explained. Next, there are described possible mutual relations between the two clock domains. In the following chapter the concept of the metastability of the flip-flop circuit is analyzed. Meaning and cause of the occurrence of the metastability in the digital system is also described. The third chapter deals with potential threats present during the data transfer between asynchronous systems. Next, there are described common techniques often used for system synchronization. In the last chapter the synchronization techniques are compared in terms of the hardware complexity, usability and data throughput. The Bachelor Thesis objective is to find and compare the synchronization techniques based on described problems with connecting asynchronous digital systems.en
dc.subject.translatedclock signalen
dc.subject.translatedflip-flop circuiten
dc.subject.translatedmetastabilityen
dc.subject.translatedsynchronizationen
Vyskytuje se v kolekcích:Bakalářské práce / Bachelor´s works (KAE)

Soubory připojené k záznamu:
Soubor Popis VelikostFormát 
ONDREJ STOK.pdfPlný text práce1,2 MBAdobe PDFZobrazit/otevřít
040618_vedouci.pdfPosudek vedoucího práce269,56 kBAdobe PDFZobrazit/otevřít
040618_oponent.pdfPosudek oponenta práce300,37 kBAdobe PDFZobrazit/otevřít
040618_hodnoceni.pdfPrůběh obhajoby práce105,75 kBAdobe PDFZobrazit/otevřít


Použijte tento identifikátor k citaci nebo jako odkaz na tento záznam: http://hdl.handle.net/11025/3998

Všechny záznamy v DSpace jsou chráněny autorskými právy, všechna práva vyhrazena.