Název: | Využití rozhraní na bázi PCI-Express pro akviziční systémy s velkou datovou propustností |
Další názvy: | Application of the PCI-Express based interface in acquisition systems operating at high data transfer rate |
Autoři: | Farkaš, Martin |
Vedoucí práce/školitel: | Holík Michael, Ing. Ph.D. |
Oponent: | Broulím Pavel, Ing. Ph.D. |
Datum vydání: | 2021 |
Nakladatel: | Západočeská univerzita v Plzni |
Typ dokumentu: | diplomová práce |
URI: | http://hdl.handle.net/11025/46084 |
Klíčová slova: | pci express;usb;thunderbolt;firewire;polarfire;microsemi;libero soc;propustnost. |
Klíčová slova v dalším jazyce: | pci express;usb;thunderbolt;firewire;polarfire;microsemi;libero soc;throughput. |
Abstrakt: | Tato práce se věnuje přenosu dat mezi PC a FPGA za pomocí PCI Express (PCIe) rozhraní. V teoretické části diplomové práce je popsán přehled dnes běžně dostupných rozhraní pro přenos dat na straně PC. Dále je detailněji popsáno rozhraní PCIe. Druhá část diplomové práce se věnuje implementaci PCIe rozhraní v FPGA. Realizovaný systém je kombinací dostupných IP jader a vlastního kódu, který je napsán v jazyce VHDL. PC aplikace je napsána v jazyce C++. Na realizovaném systému je ukázán přenos dat mezi pamětí a PC. Maximální dosažená propustnost z FPGA do PC byla 1646 MB/s a z PC do FPGA byla maximální dosažená propustnost 1257 MB/s. |
Abstrakt v dalším jazyce: | This thesis deals with data transfer between PC and FPGA device using PCI Express (PCIe) interface. The theoretical part of the thesis describes an overview of commonly available PC interfaces for data transfers. The next chapter describes the PCIe interface in more detail. The second part of this thesis is devoted to the implementation of the PCIe interface in the FPGA kit. The implemented system is a combination of available IP cores and custom code, which is written in VHDL language. The PC application is written in C++ language. The implemented system demonstrates data transfer between FPGA memory and PC. The maximum achieved throughput from FPGA to PC was 1646 MB/s and from PC to FPGA the maximum achieved throughput was 1257 MB/s. |
Práva: | Plný text práce je přístupný bez omezení |
Vyskytuje se v kolekcích: | Diplomové práce / Theses (KEI) |
Soubory připojené k záznamu:
Soubor | Popis | Velikost | Formát | |
---|---|---|---|---|
Farkas_diplomova_prace.pdf | Plný text práce | 2,74 MB | Adobe PDF | Zobrazit/otevřít |
PosudekOponentaSTAG.pdf | Posudek oponenta práce | 40,59 kB | Adobe PDF | Zobrazit/otevřít |
PosudekVedoucihoSTAG.pdf | Posudek vedoucího práce | 38,87 kB | Adobe PDF | Zobrazit/otevřít |
ProtokolSPrubehemObhajobySTAG.pdf | Průběh obhajoby práce | 23,35 kB | Adobe PDF | Zobrazit/otevřít |
Soubory_Farkas_DP.zip | VŠKP - příloha | 723,73 MB | ZIP | Zobrazit/otevřít |
Použijte tento identifikátor k citaci nebo jako odkaz na tento záznam:
http://hdl.handle.net/11025/46084
Všechny záznamy v DSpace jsou chráněny autorskými právy, všechna práva vyhrazena.