Title: | Využití rozhraní na bázi PCI-Express pro akviziční systémy s velkou datovou propustností |
Other Titles: | Application of the PCI-Express based interface in acquisition systems operating at high data transfer rate |
Authors: | Farkaš, Martin |
Advisor: | Holík Michael, Ing. Ph.D. |
Referee: | Broulím Pavel, Ing. Ph.D. |
Issue Date: | 2021 |
Publisher: | Západočeská univerzita v Plzni |
Document type: | diplomová práce |
URI: | http://hdl.handle.net/11025/46084 |
Keywords: | pci express;usb;thunderbolt;firewire;polarfire;microsemi;libero soc;propustnost. |
Keywords in different language: | pci express;usb;thunderbolt;firewire;polarfire;microsemi;libero soc;throughput. |
Abstract: | Tato práce se věnuje přenosu dat mezi PC a FPGA za pomocí PCI Express (PCIe) rozhraní. V teoretické části diplomové práce je popsán přehled dnes běžně dostupných rozhraní pro přenos dat na straně PC. Dále je detailněji popsáno rozhraní PCIe. Druhá část diplomové práce se věnuje implementaci PCIe rozhraní v FPGA. Realizovaný systém je kombinací dostupných IP jader a vlastního kódu, který je napsán v jazyce VHDL. PC aplikace je napsána v jazyce C++. Na realizovaném systému je ukázán přenos dat mezi pamětí a PC. Maximální dosažená propustnost z FPGA do PC byla 1646 MB/s a z PC do FPGA byla maximální dosažená propustnost 1257 MB/s. |
Abstract in different language: | This thesis deals with data transfer between PC and FPGA device using PCI Express (PCIe) interface. The theoretical part of the thesis describes an overview of commonly available PC interfaces for data transfers. The next chapter describes the PCIe interface in more detail. The second part of this thesis is devoted to the implementation of the PCIe interface in the FPGA kit. The implemented system is a combination of available IP cores and custom code, which is written in VHDL language. The PC application is written in C++ language. The implemented system demonstrates data transfer between FPGA memory and PC. The maximum achieved throughput from FPGA to PC was 1646 MB/s and from PC to FPGA the maximum achieved throughput was 1257 MB/s. |
Rights: | Plný text práce je přístupný bez omezení |
Appears in Collections: | Diplomové práce / Theses (KEI) |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
Farkas_diplomova_prace.pdf | Plný text práce | 2,74 MB | Adobe PDF | View/Open |
PosudekOponentaSTAG.pdf | Posudek oponenta práce | 40,59 kB | Adobe PDF | View/Open |
PosudekVedoucihoSTAG.pdf | Posudek vedoucího práce | 38,87 kB | Adobe PDF | View/Open |
ProtokolSPrubehemObhajobySTAG.pdf | Průběh obhajoby práce | 23,35 kB | Adobe PDF | View/Open |
Soubory_Farkas_DP.zip | VŠKP - příloha | 723,73 MB | ZIP | View/Open |
Please use this identifier to cite or link to this item:
http://hdl.handle.net/11025/46084
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.